ARM Cortex-A75
ARM Cortex-A75是一個基於ARMv8.2-A64位指令集架構設計的中央處理器以及ARM內核。由安謀控股旗下索菲亞設計中心的索菲亞團隊設計。ARM Cortex-A73擁有三條超純量亂序執行解碼流水線[1]。
產品化 | 2017 |
---|---|
設計團隊 | 安謀控股 |
字長/暫存器資料寬度 | 32-bit, 64-bit |
指令集架構 | ARMv8.2-A |
核心数量 | 1~8核心為一個集群, 可多個集群 |
一級快取 | 128 KB (64 KB I-cache with parity, 64 KB D-cache) per core |
二級快取 | 256–512 KB |
三級快取 | 1–4 MB |
CPU主频范围 | 至 3.0 GHz |
應用平台 | Mobile Network Infrastructure Automotive designs Servers |
上代產品 | ARM Cortex-A73 ARM Cortex-A72 ARM Cortex-A17 |
繼任產品 | ARM Cortex-A76 |
設計
ARM Cortex-A75是ARM Cortex-A73的繼任產品,在移動應用中的性能比A73提高 20%,同時保持相同的能效比[2]。ARM表示,A75的性能預計將比A73高16%至48%。A75還增加的2WTDP ,從而提高了CPU性能[3]。
ARM Cortex-A75內核和ARM Cortex-A55內核是首批支持DynamIQ技術的產品,,令在設計多核產品時更加靈活和增加擴展性。
對外授權
ARM Cortex-A75可作為半導體IP核授權給被許可方(例如高通和聯發科),其設計使其適合與其他IP內核(例如 GPU、數位訊號處理器(DSP)、顯示控制器)集成到一個片上系統(SoC)中。
ARM還與高通合作開發了ARM Cortex-A75的半定製版本,用於Kryo385CPU。這種半定制內核也被用於一些高通的中端SoC,如 Kryo360 Gold。
參考資料
This article is issued from Wikipedia. The text is licensed under Creative Commons - Attribution - Sharealike. Additional terms may apply for the media files.